1. <code id="ya7qu"><span id="ya7qu"><label id="ya7qu"></label></span></code>

    <b id="ya7qu"><bdo id="ya7qu"></bdo></b>
    <wbr id="ya7qu"><optgroup id="ya7qu"><strike id="ya7qu"></strike></optgroup></wbr>
  2. <u id="ya7qu"><bdo id="ya7qu"></bdo></u>
    現在位置:范文先生網>理工論文>電子通信論文>用CPLD實現DSP與PLX9054之間的連接

    用CPLD實現DSP與PLX9054之間的連接

    時間:2023-02-20 23:02:31 電子通信論文 我要投稿
    • 相關推薦

    用CPLD實現DSP與PLX9054之間的連接

    摘要:介紹了利用CPLD實現DSP芯片TMS320C6711b和PCI橋芯片PLX9054之間高速數據傳輸的系統設計方法,并給出了相應的系統設計原理圖,同時對該系統的性能進行了分析。

        關鍵詞:PCI總線;TMS320C6711b;HPI(host port interface);局部總線;PLX9054

    CPLD是一種復雜的用戶可編程邏輯器件。它以操作靈活,開發迅速,投資風險低,可多次編程擦寫和在系統可編程(In System programmability)等特點而成為一種可優化硬件電路設計且具競爭力的產品。近年來,隨著微電子集成工藝的不斷發展,各種系列的CPLD可為簡單PAL綜合設計到先進實時硬件現場升級等全部范圍內的任務設計提供全套的解決方法。本文將給出如何使用Xilinx公司的CPLD器件XC9500LV實現PLX9054的局部總線 (local bus)和DSP的HPI口之間的實時通信方法。采用這種設計可以以單字或DMA方式完成主機與DSP之間的高速數據傳輸,傳輸速率可達到16Mb/s。該方法可廣泛應用于實時圖形、圖像及動畫處理等場合。

    圖1

    1 設計需求

    1.1 local bus接口要求

    PLX9054是PCI接口專用主從器件,包括通信、網絡、磁盤控制、多媒體等高性能接口功能。PLX9054可以以多種方式實現從pci bus端到local bus端(局部總線)的數據轉移, 如直接傳輸,DMA控制傳輸等。通過pci bus和local bus之間以六個可編程FIFO的不同連接可實現突發并發傳輸, 同時也可通過串行EEPROM或PCI主控設備對PLX9054內部的配置寄存器進行設置,其簡化框圖如圖1所示。圖中,通過配置EEPROM可設置PLX9054作為PCI總線的從設備?工作在C模式下(數據、地址總線非復用),該模式下的local bus數據寬度為16bit,同時,通過使能外部設備就緒信號READY還可以禁止無限爆發操作(屏蔽BTERM bit)。

    Local bus端的讀、寫時序基本相同,圖2所示是其單字讀寫操作時序。以寫周期為例,首先,PLX9054通過置LHOLD信號有效來申請local bus的主控權,在收到local bus仲裁的響應信號LHOLDA之后,PLX9054將成為local bus的主控,隨后置ADS信號為低,使得地址總線信號LA[31:2]、字節使能信號LBE[3:0]和讀寫選擇信號LW/ R 進入有效狀態,一個LCLK周期之后,9054停止驅動ADS,這時,地址總線LA[31:2]上的地址信號將保持有效直至數據線上的數據有效并保持一個LCLK周期。數據線LD[15:0]上的數據信號由READY驅動, READY表示local bus設備已經準備好,可以發送或者接收數據。BLAST信號由PLX9054提供,BLAST信號為低表示一次傳輸的最后一個字節,BLAST的上升沿可用于標志一次數據傳輸的完成。一個LCLK周期之后,PLX9054拉低LHOLD?以放棄對local bus的主控權,此后,local bus仲裁響應9054的LHOLD信號,并拉低LHOLDA以收回local bus主控權,這時的local bus置于閑置狀態。這里,PLX9054作為local bus主控權的唯一申請者,只要提出總線申請,local bus仲裁就會立即響應該申請。

    1.2 HPI口設計要求

    HPI口是一種數據寬度為16bit的并行端口(C64**系列DSP中,HPI口的數據寬度達到32bit)。通過HPI口,主機可以直接對CPU的存儲器空間進行操作。在C621*/C671*系列DSP中,沒有留出專門的EDMA通道來執行HPI口的訪問操作,而是直接將HPI口連接到內部的地址產生硬件上,因而提高了對內部存儲空間的訪問速度。HPI口內部加入了兩個八級深度的讀寫緩沖,可以執行地址自增的讀寫操作,提高讀寫操作的吞吐量。HPI口為內部CPU提供了標準32bit的數據接口,同時為外部主機也提供了一個經濟的16bit接口,所以對外部主機而言,每次讀寫必須執行成對的16bit操作。
    (范文先生網www.baimashangsha.com收集整理)
         HPI口內部有三個寄存器,分別是控制寄存器(HPIC),地址寄存器(HPIA)和數據寄存器(HPID)。這三個寄存器可以直接被主機訪問,主機每執行一次對CPU內部存儲空間的訪問都必須先對控制寄存器和地址寄存器寫入相應的值,然后才能對數據寄存器進行讀寫操作。HPI口的外部接口是由數據總線HD?15:0?以及一部分用于描述和控制HPI接口的控制信號組成,這些控制信號的具體類型如下:

    HCNTL[1:0]:控制HPI的操作類型;

    HHWIL:半字確認輸入,“0”,“1”分別表示一次字傳輸的第一個半字和第二個半字;

    HR/W:讀/寫選擇;

    HRDY:就緒狀態標志;

    HINT:中斷標志,DSP向主機提出中斷;

    HAS:區別地址/數據復用總線的數據與地址;

    HDS1,HDS2,HCS:數據選

    通輸入,三者配合可用于產生一個HPI內部選通信號HSTROBE:

    HSTROBE =[NOT(HDS1 XOR HDS2)] OR HCS;

    對于一個寫HPI口的操作,應首先使能HCS,變化HDS1或HDS2,可使HSTROBE信號產生一個下降沿,HPI口在這個下降沿采樣控制信號HCNTL?1:0?、HHWIL和HR/W,同時在使能HCS的同時扇出HRDY,以使主機進入等待狀態,直到HRDY產生下降沿,表明HPID已清空,可以接收新的數據。此時HSTROBE也將產生一個上升沿,并采樣HD?15:0?上的數據并將其送入HPID,以完成第一個半字的寫入。對于第二個半字的寫入,由于32bit的HPID已經清空,可以直接寫入數據,不會出現未準備好的情況,所以HRDY一直保持為低,與第一個字節的寫入相同,該操作也在HSTROBE的下降沿采樣控制信號,并在HSTROBE的上升沿采樣數據總線HD[15:0]的數據并送入HPID,以完成一個32bit的寫入操作。

    圖3

        對于讀HPI的操作,當HCS有效且在主機不采用地址自增方式從HPID執行讀操作時(case1),HPI會向內部地址產生電路送一個讀請求,HCS的下降沿可使HRDY變為高電平,直到內部地址產生電路將請求的數據載入HPID,HRDY變為有效狀態為止,此時數據線上的數據為讀出的數據,而且該數據將保持有效直到HSTROBE上升沿采樣數據后10ns左右。由于在第二次讀操作開始時,數據已經出現在HPID上了,因此,第二個半字的讀操作將不會遇到未準備好的情況;在HPID以地址自增方式進行讀操作時,HCS在整個多個字節的傳輸過程中始終保持有效,一旦完成現在的讀操作,下一地址的數據馬上被取出。因此,完成現在讀操作的第二個半字的傳輸之后(在HSTROBE的第二個上升沿),將由HSTROBE的下降沿(通過變化HDS1或者HDS2來產生)扇出HRDY信號,以用于指示HPI正忙于數據的預讀取。

    圖3是HPI的讀、寫時序圖,這里HAS一直接高電平。

    2 設計實現

    該系統中CPLD的功能主要是完成local bus端和HPI端口之間控制信號和數據總線的連接,并保證數據傳輸的可靠性。通過以上對local bus和HPI讀寫時序的分析可見,一些關鍵信號,如HCS、READY、HRDY的時序設計很重要,實際上,整個CPLD設計的主要任務也是圍繞這幾個信號的設計展開的。

    圖4

        由HCS、HDS1和HDS2共同作用產生的HPI口內部信號HSTROBE的上升沿和下降沿,直接控制著送入HPI端口的數據信號和控制信號,而且HSTROBE變化速率決定了數據傳輸的速率,由此可見,該信號是一個非常關鍵的信號。這里HCS信號作為字節傳輸標志信號,它在一次數據傳輸的過程中始終保持有效。而在數據傳輸結束之后,將HCS拉高即可控制HRDY信號,以使其恢復到初始狀態,從而為下一次的讀寫操作做好準備。設計時,可用HDS1或HDS2中的一個固定接至高電平,另一個用來控制HSTROBE以產生上升沿和下降沿。筆者在設計時將HDS1固定接高電平,并由ADS和HRDY信號產生邏輯來控制HDS2信號。當HRDY處于無效狀態(即HPI端口未準備就緒)時,HDS2信號不變,不采樣任何信號;而當HRDY有效時,HDS2信號同ADS信號保持一致,并在ADS的下降沿采樣控制信號,在上升沿采樣數據信號。另外,在一次傳輸開始之前和結束之后,HDS2都要保持為高電平。

    對于其它一些控制信號(如高低字節標志信號HHWIL),由于它們是隨著HSTROBE上升沿的出現不斷產生0和1的交替變化,所以,可用HDS2作為時鐘輸入的兩分頻電路來產生HHWIL;而local bus申請應答信號LHOLDA,則可由LHOLD信號經一個LCLK的延遲后輸出產生;HCNTL[0:1]接兩根地址線,以便由上層驅動程序來控制對HPI口內部不同寄存器的訪問,并由LW/ R接反相器來產生R/ W信號。其原理圖如圖4所示。

    3 結束語

    本文提供的這種設計方法經過實際運行檢驗,可以保證PLX9054和DSP之間的可靠連接,且邏輯關系簡單。由于數據線可以完全獨立于CPLD之外直接連接,可有效節約成本,因而具有較高的實用價值和經濟價值。



    【用CPLD實現DSP與PLX9054之間的連接】相關文章:

    基于DSP與CPLD的I2C總線接口的設計與實現08-06

    CPLD在DSP系統中的應用設計08-06

    用CPLD實現單片機讀寫模塊08-06

    用FIFO設計A/D與DSP之間的接口08-06

    DSP與慢速設備接口的實現08-06

    用CPLD實現嵌入式平臺上的實時圖像增強08-06

    用CPLD實現嵌入式平臺上的實時圖像增強08-06

    用CPLD實現單片機與ISA總線接口的并行通信08-06

    CF卡與雙核DSP的實現08-06

    国产福利萌白酱精品tv一区_日韩亚洲中字无码一区二区三区_亚洲欧洲高清无码在线_全黄无码免费一级毛片
    1. <code id="ya7qu"><span id="ya7qu"><label id="ya7qu"></label></span></code>

      <b id="ya7qu"><bdo id="ya7qu"></bdo></b>
      <wbr id="ya7qu"><optgroup id="ya7qu"><strike id="ya7qu"></strike></optgroup></wbr>
    2. <u id="ya7qu"><bdo id="ya7qu"></bdo></u>
      午夜三级理论在线观看时 | 一级a做视频在线观看国 | 色综五月亚洲欧美婷婷 | 中文字幕乱老女人视频 | 一区二区三区在线观看视频 | 特级婬片国产在线观看 |